S912XEG128W1MAA NXPの
利用できる |
S912XEG128W1MAA NXPの
• グローバル 8 MB メモリ アドレス空間をサポートするページング機能
• マスターCPU、BDM、XGATE間のバス調停
• 異なるリソース1(内部、外部、および周辺機器)への同時アクセス(図 3-1 を参照)
• ターゲットバスアクセスの衝突の解決
• MCU動作モード制御
• MCU セキュリティ制御
• マスター CPU、BDM、XGATE ごとに個別のメモリ マップ スキーム
• ROM制御ビットにより、オンチップのFLASHまたはROM選択が可能
ポート交換レジスタのアクセス制御
• CPU がシングルチップ モードで未実装のアドレス (つまり、どのオンチップ モジュールにも属していないアドレス) にアクセスした場合のシステム リセットの生成
• グローバル 8 MB メモリ アドレス空間をサポートするページング機能
• マスターCPU、BDM、XGATE間のバス調停
• 異なるリソース1(内部、外部、および周辺機器)への同時アクセス(図 3-1 を参照)
• ターゲットバスアクセスの衝突の解決
• MCU動作モード制御
• MCU セキュリティ制御
• マスター CPU、BDM、XGATE ごとに個別のメモリ マップ スキーム
• ROM制御ビットにより、オンチップのFLASHまたはROM選択が可能
ポート交換レジスタのアクセス制御
• CPU がシングルチップ モードで未実装のアドレス (つまり、どのオンチップ モジュールにも属していないアドレス) にアクセスした場合のシステム リセットの生成
連絡先情報が正しいことを確認してください。あなたの メッセージは 受取人に直接送付され、送付されません。 公開されます。私たちはあなたを配布または販売することは決してありません 個人的 第三者への情報提供を行わない場合 お客様の明示的な許可。