S912XET256W1MAL NXPの
利用できる
S912XET256W1MAL NXPの
• 16ビットCPU12X — 削除された5つのファジー命令(MEM、WAV、WAVR、REV、REVW)を除くMC9S12命令セットとの上位互換性 — インデックス付きアドレス指定の強化 — PPAGEに依存しない大きなデータセグメントへのアクセス • INT(割り込みモジュール) — 8つのレベルのネストされた割り込み — 各割り込みレベルへの割り込みソースの柔軟な割り当て。— 外部ノンマスカブル高優先度割り込み (XIRQ) — 内部ノンマスクブル高優先度メモリ保護ユニット割り込み — ポートJ、H、Pで最大24ピンを立ち上がりまたは立ち下がりエッジに敏感な割り込みとして設定可能 • EBI(外部バスインターフェース)(208ピンおよび144ピンパッケージでのみ利用可能) — 16K、1M、2M、および最大4MByteのアドレス空間を選択する最大4つのチップセレクト出力 — 各チップセレクト出力は、次のいずれかでトランザクションを完了するように構成できます。2つの待機状態ジェネレータのいずれかのタイムアウト、またはEWAIT信号のディアサート • MMC (モジュールマッピング制御) • DBG (デバッグモジュール) — タグタイプまたはフォースタイプのブレークポイント要求によるCPUおよび/またはXGATEバスの監視 — 64 x 64ビットの循環トレースバッファがフローの変化またはメモリアクセス情報をキャプチャ • BDM(バックグラウンドデバッグモード) • MPU(メモリ保護ユニット) — アクティブなプログラムタスクごとに定義可能な8つのアドレス領域 — 8バイトのアドレス範囲の粒度 — 書き込みなし / いいえexecute Protection Attributes — アクセス違反に対するマスク不可能な割り込み • XGATE — プログラム可能な高性能I/Oコプロセッサモジュール — CPUの介入やCPU待機状態なしに、すべての周辺機器とRAMとの間でデータを転送 — データに対して論理演算、シフト演算、算術演算、ビット演算を実行 — HCS12X CPUシグナリング転送完了を中断可能 — 任意のハードウェアモジュールからだけでなく、CPUからもトリガー可能 — 優先度の高いタスクに対応する2つの割り込みレベル — ハードウェアスタックポインタの初期化のサポート • OSC_LCP (発振器) — 4MHz〜16MHzの水晶振動子を利用した低電力ループ制御ピアス発振器 — 優れたノイズ耐性 — 2MHz〜40MHzの水晶振動子を利用したフルスイングピアースオプション — 一般的な水晶振動子の最適な起動マージンのためのサイズのクロスコンダクタンス • IPLL(内部フィルタリング、周波数変調フェーズロックループクロック生成)
— 外付け部品不要 — EMC放射を低減するためのスペクトラム拡散オプション(周波数変調) • CRG(クロックおよびリセット生成) — COPウォッチドッグ — リアルタイム割り込み — クロックモニタ — セルフクロックモードでのSTOPからの高速ウェイクアップ • メモリオプション — 128K、256k、384K、512K、768K、1Mバイトフラッシュ — 2K、4KバイトエミュレートEEPROM — 12K、16K、24K、32K、 48Kおよび64KバイトのRAM • フラッシュの一般的な機能 — 64データビットと8シンドロームECC(エラー訂正コード)ビットにより、シングルビットの障害修正とダブルフォールト検出が可能 — 消去セクターサイズ 1024バイト — 自動プログラムと消去アルゴリズム • D-Flash機能 — 最大32KバイトのD-Flashメモリと256バイトのセクタをユーザーアクセス可能に。— EEE操作によるD-Flashメモリへのアクセスを制御する専用コマンド。— リード操作中のワード内のシングル・ビット・フォルト修正とダブル・ビット・フォルト検出— ECCパリティ・ビットの検証と生成による自動プログラムおよび消去アルゴリズム—高速セクタ消去とワードプログラム操作。- バーストシーケンスで最大4ワードをプログラムする能力 - エミュレートされたEEPROMの特徴 - 内部メモリコントローラを使用した自動EEEファイル処理。— リセット時に有効なEEEデータをD-FlashメモリからバッファRAMに自動転送。— D-Flashメモリにプログラムされる未処理のEEE関連バッファRAMワードの数を監視する機能。— EEE操作を無効にし、D-Flashメモリへの優先アクセスを許可する機能。— 保留中のすべてのEEE操作をキャンセルし、D-Flashメモリへの優先アクセスを許可する機能。• 2つの16チャンネル、12ビットA/Dコンバータ — 8/10/12ビット分解能 — 3μs、10ビットシングル変換時間 — 左/右、符号付き/符号なしの結果データ — 外部および内部変換トリガ機能 — ストップモードでの変換用内部発振器 — アナログ比較>の低電力モードからのウェイクアップ <= match • Five MSCAN (1 M bit per second, CAN 2.0 A, B software compatible modules) — Five receive and three transmit buffers
— 2 x 32ビット、4 x 16ビット、または8 x 8ビットとしてプログラム可能な柔軟な識別子フィルタ — Rx、Tx、エラー、およびウェイクアップ用の4つの独立した割り込みチャネル — ローパスフィルタウェイクアップ機能 — セルフテスト動作用のループバック • ECT(拡張キャプチャタイマー) — 入力キャプチャまたは出力比較用の8 x 16ビットチャネル — 8ビット高精度プリスケーラ付き16ビットフリーランニングカウンタ — 8ビット高精度プリスケーラ付き16ビットモジュラスダウンカウンタ — 4つの8ビットまたは2つ16ビットパルスアキュムレータ • TIM(標準タイマモジュール) — 入力キャプチャまたは出力比較用の8 x 16ビットチャネル — 8ビット高精度プリスケーラ付き16ビットフリーランニングカウンタ — 1 x 16ビットパルスアキュムレータ • PIT(周期割り込みタイマー) — 独立したタイムアウト期間を持つ最大8つのタイマー — タイムアウト期間は1〜224バスクロックサイクルから選択可能 — タイムアウト割り込みおよびペリフェラルトリガー • 8 PWM(パルス幅変調器)チャンネル — 8チャンネル x 8ビットまたは4チャンネル x16ビットパルス幅変調器 — チャネルごとにプログラム可能な周期とデューティサイクル — 中央揃えまたは左揃えの出力 — 幅広い周波数に対応するプログラム可能なクロック選択ロジック — 高速緊急シャットダウン入力 • 3つのシリアルペリフェラルインターフェイスモジュール(SPI) — 8ビットまたは16ビットのデータサイズに設定可能 • 8つのシリアル通信インターフェイス(SCI) — 標準マーク/スペース非ゼロ復帰(NRZ)フォーマット — 選択可能なIrDA 1.4ゼロ復帰反転(RZI)フォーマット、プログラム可能なパルス幅 • 2IC間バス(IIC)モジュール - マルチマスター動作 - 256種類のシリアルクロック周波数のいずれかにソフトウェアでプログラム可能 - ブロードキャストモードのサポート - 10ビットアドレスをサポート - オンチップ電圧レギュレータ - バンドギャップリファレンス付き2つの並列リニア電圧レギュレータ - 低電圧割り込み(LVI)付き低電圧検出(LVD) - パワーオンリセット(POR)回路 - 3.3Vおよび5Vレンジ動作 - 低電圧リセット(LVR)
• 低電力ウェイクアップタイマー(API) — フルストップモードを含むすべてのモードで利用可能 — +-5% の精度にトリミング可能 — タイムアウト期間は 0.2ms から ~13s の範囲で、分解能は 0.2ms です • 入出力 — 入力/出力 — 最大 152 個の汎用入出力 (I/O) ピンと 2 つの入力専用ピン — すべての入力ピンにヒステリシスと設定可能なプルアップ/プルダウンデバイス — すべての出力ピンで設定可能な駆動強度 • パッケージオプション — 208 ピン MAPBGA — 144 ピン ロープロファイル クワッド フラットパック (LQFP) — 112 ピン ロープロファイルクワッドフラットパック (LQFP) — 80 ピンクワッドフラットパック (QFP) • 最大 50MHz の CPU バス周波数、最大 100MHz の XGATE バス周波数
• 16ビットCPU12X — 削除された5つのファジー命令(MEM、WAV、WAVR、REV、REVW)を除くMC9S12命令セットとの上位互換性 — インデックス付きアドレス指定の強化 — PPAGEに依存しない大きなデータセグメントへのアクセス • INT(割り込みモジュール) — 8つのレベルのネストされた割り込み — 各割り込みレベルへの割り込みソースの柔軟な割り当て。— 外部ノンマスカブル高優先度割り込み (XIRQ) — 内部ノンマスクブル高優先度メモリ保護ユニット割り込み — ポートJ、H、Pで最大24ピンを立ち上がりまたは立ち下がりエッジに敏感な割り込みとして設定可能 • EBI(外部バスインターフェース)(208ピンおよび144ピンパッケージでのみ利用可能) — 16K、1M、2M、および最大4MByteのアドレス空間を選択する最大4つのチップセレクト出力 — 各チップセレクト出力は、次のいずれかでトランザクションを完了するように構成できます。2つの待機状態ジェネレータのいずれかのタイムアウト、またはEWAIT信号のディアサート • MMC (モジュールマッピング制御) • DBG (デバッグモジュール) — タグタイプまたはフォースタイプのブレークポイント要求によるCPUおよび/またはXGATEバスの監視 — 64 x 64ビットの循環トレースバッファがフローの変化またはメモリアクセス情報をキャプチャ • BDM(バックグラウンドデバッグモード) • MPU(メモリ保護ユニット) — アクティブなプログラムタスクごとに定義可能な8つのアドレス領域 — 8バイトのアドレス範囲の粒度 — 書き込みなし / いいえexecute Protection Attributes — アクセス違反に対するマスク不可能な割り込み • XGATE — プログラム可能な高性能I/Oコプロセッサモジュール — CPUの介入やCPU待機状態なしに、すべての周辺機器とRAMとの間でデータを転送 — データに対して論理演算、シフト演算、算術演算、ビット演算を実行 — HCS12X CPUシグナリング転送完了を中断可能 — 任意のハードウェアモジュールからだけでなく、CPUからもトリガー可能 — 優先度の高いタスクに対応する2つの割り込みレベル — ハードウェアスタックポインタの初期化のサポート • OSC_LCP (発振器) — 4MHz〜16MHzの水晶振動子を利用した低電力ループ制御ピアス発振器 — 優れたノイズ耐性 — 2MHz〜40MHzの水晶振動子を利用したフルスイングピアースオプション — 一般的な水晶振動子の最適な起動マージンのためのサイズのクロスコンダクタンス • IPLL(内部フィルタリング、周波数変調フェーズロックループクロック生成)
— 外付け部品不要 — EMC放射を低減するためのスペクトラム拡散オプション(周波数変調) • CRG(クロックおよびリセット生成) — COPウォッチドッグ — リアルタイム割り込み — クロックモニタ — セルフクロックモードでのSTOPからの高速ウェイクアップ • メモリオプション — 128K、256k、384K、512K、768K、1Mバイトフラッシュ — 2K、4KバイトエミュレートEEPROM — 12K、16K、24K、32K、 48Kおよび64KバイトのRAM • フラッシュの一般的な機能 — 64データビットと8シンドロームECC(エラー訂正コード)ビットにより、シングルビットの障害修正とダブルフォールト検出が可能 — 消去セクターサイズ 1024バイト — 自動プログラムと消去アルゴリズム • D-Flash機能 — 最大32KバイトのD-Flashメモリと256バイトのセクタをユーザーアクセス可能に。— EEE操作によるD-Flashメモリへのアクセスを制御する専用コマンド。— リード操作中のワード内のシングル・ビット・フォルト修正とダブル・ビット・フォルト検出— ECCパリティ・ビットの検証と生成による自動プログラムおよび消去アルゴリズム—高速セクタ消去とワードプログラム操作。- バーストシーケンスで最大4ワードをプログラムする能力 - エミュレートされたEEPROMの特徴 - 内部メモリコントローラを使用した自動EEEファイル処理。— リセット時に有効なEEEデータをD-FlashメモリからバッファRAMに自動転送。— D-Flashメモリにプログラムされる未処理のEEE関連バッファRAMワードの数を監視する機能。— EEE操作を無効にし、D-Flashメモリへの優先アクセスを許可する機能。— 保留中のすべてのEEE操作をキャンセルし、D-Flashメモリへの優先アクセスを許可する機能。• 2つの16チャンネル、12ビットA/Dコンバータ — 8/10/12ビット分解能 — 3μs、10ビットシングル変換時間 — 左/右、符号付き/符号なしの結果データ — 外部および内部変換トリガ機能 — ストップモードでの変換用内部発振器 — アナログ比較>の低電力モードからのウェイクアップ <= match • Five MSCAN (1 M bit per second, CAN 2.0 A, B software compatible modules) — Five receive and three transmit buffers
— 2 x 32ビット、4 x 16ビット、または8 x 8ビットとしてプログラム可能な柔軟な識別子フィルタ — Rx、Tx、エラー、およびウェイクアップ用の4つの独立した割り込みチャネル — ローパスフィルタウェイクアップ機能 — セルフテスト動作用のループバック • ECT(拡張キャプチャタイマー) — 入力キャプチャまたは出力比較用の8 x 16ビットチャネル — 8ビット高精度プリスケーラ付き16ビットフリーランニングカウンタ — 8ビット高精度プリスケーラ付き16ビットモジュラスダウンカウンタ — 4つの8ビットまたは2つ16ビットパルスアキュムレータ • TIM(標準タイマモジュール) — 入力キャプチャまたは出力比較用の8 x 16ビットチャネル — 8ビット高精度プリスケーラ付き16ビットフリーランニングカウンタ — 1 x 16ビットパルスアキュムレータ • PIT(周期割り込みタイマー) — 独立したタイムアウト期間を持つ最大8つのタイマー — タイムアウト期間は1〜224バスクロックサイクルから選択可能 — タイムアウト割り込みおよびペリフェラルトリガー • 8 PWM(パルス幅変調器)チャンネル — 8チャンネル x 8ビットまたは4チャンネル x16ビットパルス幅変調器 — チャネルごとにプログラム可能な周期とデューティサイクル — 中央揃えまたは左揃えの出力 — 幅広い周波数に対応するプログラム可能なクロック選択ロジック — 高速緊急シャットダウン入力 • 3つのシリアルペリフェラルインターフェイスモジュール(SPI) — 8ビットまたは16ビットのデータサイズに設定可能 • 8つのシリアル通信インターフェイス(SCI) — 標準マーク/スペース非ゼロ復帰(NRZ)フォーマット — 選択可能なIrDA 1.4ゼロ復帰反転(RZI)フォーマット、プログラム可能なパルス幅 • 2IC間バス(IIC)モジュール - マルチマスター動作 - 256種類のシリアルクロック周波数のいずれかにソフトウェアでプログラム可能 - ブロードキャストモードのサポート - 10ビットアドレスをサポート - オンチップ電圧レギュレータ - バンドギャップリファレンス付き2つの並列リニア電圧レギュレータ - 低電圧割り込み(LVI)付き低電圧検出(LVD) - パワーオンリセット(POR)回路 - 3.3Vおよび5Vレンジ動作 - 低電圧リセット(LVR)
• 低電力ウェイクアップタイマー(API) — フルストップモードを含むすべてのモードで利用可能 — +-5% の精度にトリミング可能 — タイムアウト期間は 0.2ms から ~13s の範囲で、分解能は 0.2ms です • 入出力 — 入力/出力 — 最大 152 個の汎用入出力 (I/O) ピンと 2 つの入力専用ピン — すべての入力ピンにヒステリシスと設定可能なプルアップ/プルダウンデバイス — すべての出力ピンで設定可能な駆動強度 • パッケージオプション — 208 ピン MAPBGA — 144 ピン ロープロファイル クワッド フラットパック (LQFP) — 112 ピン ロープロファイルクワッドフラットパック (LQFP) — 80 ピンクワッドフラットパック (QFP) • 最大 50MHz の CPU バス周波数、最大 100MHz の XGATE バス周波数
連絡先情報が正しいことを確認してください。あなたの メッセージは 受取人に直接送付され、送付されません。 公開されます。私たちはあなたを配布または販売することは決してありません 個人的 第三者への情報提供を行わない場合 お客様の明示的な許可。