S9S12XS128J1MAA NXPの
利用できる
S9S12XS128J1MAA NXPの
• 16ビットCPU12X — 削除された5つのファジー命令(MEM、WAV、WAVR、REV、REVW)を除くS12命令セットとの上位互換性 — 拡張インデックスアドレッシング — PPAGEに依存しない大規模なデータセグメントへのアクセス
• INT (割り込みモジュール) — 7 つのレベルのネストされた割り込み — 各割り込みレベルへの割り込みソースの柔軟な割り当て。— 外部非マスカブル高優先度割り込み (XIRQ) — 次の入力はウェイクアップ割り込みとして機能できます – IRQ およびマスカブルでない XIRQ – CAN 受信ピン – SCI 受信ピン – パッケージ オプションに応じて、ポート J、H、P で最大 20 ピンを立ち上がりまたは立ち下がりエッジに敏感に設定可能 • MMC (モジュール マッピング制御) • DBG (デバッグ モジュール) — タグタイプまたはフォース タイプのブレークポイント要求による CPU バスの監視 — 64 x 64 ビットの循環トレース バッファは、フローの変化またはメモリ アクセスをキャプチャします情報 • BDM(バックグラウンドデバッグモード) • OSC_LCP(発振器) — 4MHz〜16MHzの水晶振動子を利用した低電力ループ制御ピアス発振器 — 優れたノイズ耐性 — 2MHz〜40MHzの水晶を使用したフルスイングピアスオプション — 一般的な水晶振動子の最適な起動マージンを実現するサイズのトランスコンダクタンス • IPLL(内部フィルタリング、周波数変調フェーズロックループクロック生成) — 外部部品は不要 — EMC放射(周波数変調) - CRG(クロックおよびリセット生成) - COPウォッチドッグ - リアルタイム割り込み - クロックモニタ - セルフクロックモードでのSTOPからの高速ウェイクアップ - メモリオプション - 64、128、256Kバイト フラッシュ - フラッシュ 一般的な機能 - 64データビットと8シンドロームECC(エラー訂正コード)ビットにより、シングルビットの故障訂正とダブルフォールト検出が可能 - セクタサイズ1024バイトの消去 - 自動プログラムと消去アルゴリズム - 偶発的なプログラムや消去を防ぐための保護スキーム - セキュリティオプション不正アクセスの防止 – Sense-amp 読み取り用のマージンレベル設定 — 4 および 8 KB のデータ フラッシュ スペース
- 16データビットと6シンドロームECC(エラー訂正コード)ビットにより、シングルビットの故障訂正とダブルフォールト検出が可能 - 消去セクタサイズ 256バイト - 自動プログラムと消去アルゴリズム - 4、8、12KバイトのRAM - 16チャンネル、12ビットアナログ-デジタルコンバータ - 8/10/12ビット分解能 - 3μs、10ビットのシングル変換時間 - 左揃えまたは右揃えの結果データ - 外部および内部変換トリガ機能 - ストップモードでの変換用内部発振器 - 低消費電力からのウェイクアップアナログ比較>のモード <= match — Continuous conversion mode — Multiplexer for 16 analog input channels — Multiple channel scans — Pins can also be used as digital I/O • MSCAN (1 M bit per second, CAN 2.0 A, B software compatible module) — 1 Mbit per second, CAN 2.0 A, B software compatible module – Standard and extended data frames – 0 - 8 bytes data length – Programmable bit rate up to 1 Mbps — Five receive buffers with FIFO storage scheme — Three transmit buffers with internal prioritization — Flexible identifier acceptance filter programmable as: – 2 x 32-bit – 4 x 16-bit – 8 x 8-bit — Wake-up with integrated low pass filter option — Loop back for self test — Listen-only mode to monitor CAN bus — Bus-off recovery by software intervention or automatically — 16-bit time stamp of transmitted/received messages • TIM (standard timer module) — 8 x 16-bit channels for input capture or output compare — 16-bit free-running counter with 8-bit precision prescaler — 1 x 16-bit pulse accumulator • PIT (periodic interrupt timer) — Up to four timers with independent time-out periods — Time-out periods selectable between 1 and 224 bus clock cycles
— タイムアウト割り込みおよびペリフェラルトリガー — タイマーの開始をアライメント可能 • 最大8チャンネル x 8ビットまたは4チャンネル x 16ビットのパルス幅変調器 — チャンネルごとに周期とデューティサイクルをプログラム可能 — センターまたは左揃えの出力 — 幅広い周波数でプログラム可能なクロック選択ロジック • シリアルペリフェラルインターフェースモジュール(SPI) — 8ビットまたは16ビットのデータサイズに設定可能 — 全二重または単線双方向 — ダブルバッファ送受信 — マスターまたはスレーブモード — MSBファーストまたはLSBファーストシフト - シリアルクロックの位相と極性オプション - 2つのシリアル通信インターフェース(SCI) - 全二重または単線式動作 - 標準マーク/スペースNRZ(Non-return-to-zero)フォーマット - 選択可能なIrDA 1.4 Return-to-zero-inverted(RZI)フォーマット、プログラム可能なパルス幅 - 13ビットボーレート選択 - プログラム可能な文字長 - 送信機と受信機のプログラム可能な極性 - アクティブエッジでの受信ウェイクアップ - ブレーク検出と送信コリジョン検出をサポートするLINをサポート • オンチップ電圧レギュレータ — バンドギャップ基準付き 2 つの並列リニア電圧レギュレータ — 低電圧割り込み (LVI) 付き低電圧検出 (LVD) — パワーオンリセット (POR) 回路 — 低電圧リセット (LVR) • 低電力ウェイクアップタイマ (API) — ダウンカウンタを駆動する内部発振器 — +/-5% の精度に調整可能 — タイムアウト期間は 0.2ms から ~13s まで、分解能は 0.2ms です • 入出力 — 入力/出力 — パッケージオプションに応じて最大 91 の汎用入出力 (I/O) ピンと 2 つの入力のみピン — すべての入力ピンにヒステリシスと設定可能なプルアップ/プルダウンデバイス — すべての出力ピンで設定可能な駆動強度 • パッケージオプション — 112ピンロープロファイルクワッドフラットパック(LQFP) — 80ピンクワッドフラットパック(QFP)
— 64ピン薄型クワッドフラットパック(LQFP) • 動作条件 — フルパフォーマンスで3.135V〜5.5Vの広い単一電源電圧範囲 — 内部電圧レギュレータとI/O用の独立した電源により、EMCフィルタリングを最適化 — 最大40MHzのCPUバス周波数 — 周囲温度範囲 –40°C〜125°C — 温度オプション: – –40°C〜85°C – –40°C〜105°C – –40°C〜125°C
• 16ビットCPU12X — 削除された5つのファジー命令(MEM、WAV、WAVR、REV、REVW)を除くS12命令セットとの上位互換性 — 拡張インデックスアドレッシング — PPAGEに依存しない大規模なデータセグメントへのアクセス
• INT (割り込みモジュール) — 7 つのレベルのネストされた割り込み — 各割り込みレベルへの割り込みソースの柔軟な割り当て。— 外部非マスカブル高優先度割り込み (XIRQ) — 次の入力はウェイクアップ割り込みとして機能できます – IRQ およびマスカブルでない XIRQ – CAN 受信ピン – SCI 受信ピン – パッケージ オプションに応じて、ポート J、H、P で最大 20 ピンを立ち上がりまたは立ち下がりエッジに敏感に設定可能 • MMC (モジュール マッピング制御) • DBG (デバッグ モジュール) — タグタイプまたはフォース タイプのブレークポイント要求による CPU バスの監視 — 64 x 64 ビットの循環トレース バッファは、フローの変化またはメモリ アクセスをキャプチャします情報 • BDM(バックグラウンドデバッグモード) • OSC_LCP(発振器) — 4MHz〜16MHzの水晶振動子を利用した低電力ループ制御ピアス発振器 — 優れたノイズ耐性 — 2MHz〜40MHzの水晶を使用したフルスイングピアスオプション — 一般的な水晶振動子の最適な起動マージンを実現するサイズのトランスコンダクタンス • IPLL(内部フィルタリング、周波数変調フェーズロックループクロック生成) — 外部部品は不要 — EMC放射(周波数変調) - CRG(クロックおよびリセット生成) - COPウォッチドッグ - リアルタイム割り込み - クロックモニタ - セルフクロックモードでのSTOPからの高速ウェイクアップ - メモリオプション - 64、128、256Kバイト フラッシュ - フラッシュ 一般的な機能 - 64データビットと8シンドロームECC(エラー訂正コード)ビットにより、シングルビットの故障訂正とダブルフォールト検出が可能 - セクタサイズ1024バイトの消去 - 自動プログラムと消去アルゴリズム - 偶発的なプログラムや消去を防ぐための保護スキーム - セキュリティオプション不正アクセスの防止 – Sense-amp 読み取り用のマージンレベル設定 — 4 および 8 KB のデータ フラッシュ スペース
- 16データビットと6シンドロームECC(エラー訂正コード)ビットにより、シングルビットの故障訂正とダブルフォールト検出が可能 - 消去セクタサイズ 256バイト - 自動プログラムと消去アルゴリズム - 4、8、12KバイトのRAM - 16チャンネル、12ビットアナログ-デジタルコンバータ - 8/10/12ビット分解能 - 3μs、10ビットのシングル変換時間 - 左揃えまたは右揃えの結果データ - 外部および内部変換トリガ機能 - ストップモードでの変換用内部発振器 - 低消費電力からのウェイクアップアナログ比較>のモード <= match — Continuous conversion mode — Multiplexer for 16 analog input channels — Multiple channel scans — Pins can also be used as digital I/O • MSCAN (1 M bit per second, CAN 2.0 A, B software compatible module) — 1 Mbit per second, CAN 2.0 A, B software compatible module – Standard and extended data frames – 0 - 8 bytes data length – Programmable bit rate up to 1 Mbps — Five receive buffers with FIFO storage scheme — Three transmit buffers with internal prioritization — Flexible identifier acceptance filter programmable as: – 2 x 32-bit – 4 x 16-bit – 8 x 8-bit — Wake-up with integrated low pass filter option — Loop back for self test — Listen-only mode to monitor CAN bus — Bus-off recovery by software intervention or automatically — 16-bit time stamp of transmitted/received messages • TIM (standard timer module) — 8 x 16-bit channels for input capture or output compare — 16-bit free-running counter with 8-bit precision prescaler — 1 x 16-bit pulse accumulator • PIT (periodic interrupt timer) — Up to four timers with independent time-out periods — Time-out periods selectable between 1 and 224 bus clock cycles
— タイムアウト割り込みおよびペリフェラルトリガー — タイマーの開始をアライメント可能 • 最大8チャンネル x 8ビットまたは4チャンネル x 16ビットのパルス幅変調器 — チャンネルごとに周期とデューティサイクルをプログラム可能 — センターまたは左揃えの出力 — 幅広い周波数でプログラム可能なクロック選択ロジック • シリアルペリフェラルインターフェースモジュール(SPI) — 8ビットまたは16ビットのデータサイズに設定可能 — 全二重または単線双方向 — ダブルバッファ送受信 — マスターまたはスレーブモード — MSBファーストまたはLSBファーストシフト - シリアルクロックの位相と極性オプション - 2つのシリアル通信インターフェース(SCI) - 全二重または単線式動作 - 標準マーク/スペースNRZ(Non-return-to-zero)フォーマット - 選択可能なIrDA 1.4 Return-to-zero-inverted(RZI)フォーマット、プログラム可能なパルス幅 - 13ビットボーレート選択 - プログラム可能な文字長 - 送信機と受信機のプログラム可能な極性 - アクティブエッジでの受信ウェイクアップ - ブレーク検出と送信コリジョン検出をサポートするLINをサポート • オンチップ電圧レギュレータ — バンドギャップ基準付き 2 つの並列リニア電圧レギュレータ — 低電圧割り込み (LVI) 付き低電圧検出 (LVD) — パワーオンリセット (POR) 回路 — 低電圧リセット (LVR) • 低電力ウェイクアップタイマ (API) — ダウンカウンタを駆動する内部発振器 — +/-5% の精度に調整可能 — タイムアウト期間は 0.2ms から ~13s まで、分解能は 0.2ms です • 入出力 — 入力/出力 — パッケージオプションに応じて最大 91 の汎用入出力 (I/O) ピンと 2 つの入力のみピン — すべての入力ピンにヒステリシスと設定可能なプルアップ/プルダウンデバイス — すべての出力ピンで設定可能な駆動強度 • パッケージオプション — 112ピンロープロファイルクワッドフラットパック(LQFP) — 80ピンクワッドフラットパック(QFP)
— 64ピン薄型クワッドフラットパック(LQFP) • 動作条件 — フルパフォーマンスで3.135V〜5.5Vの広い単一電源電圧範囲 — 内部電圧レギュレータとI/O用の独立した電源により、EMCフィルタリングを最適化 — 最大40MHzのCPUバス周波数 — 周囲温度範囲 –40°C〜125°C — 温度オプション: – –40°C〜85°C – –40°C〜105°C – –40°C〜125°C
連絡先情報が正しいことを確認してください。あなたの メッセージは 受取人に直接送付され、送付されません。 公開されます。私たちはあなたを配布または販売することは決してありません 個人的 第三者への情報提供を行わない場合 お客様の明示的な許可。